Casa > notizia > Contenuto

Contattaci

Aggiungi: Block 5, Fuqiang Technology Park, Zhugushi Road, Wulian, Longgang 518116

Mob: + 86-13510459036

E-mail: info@panadisplay.com

Progettazione di layout IC basata sulla piattaforma del sistema software Zeni EDA
Dec 22, 2017

1. Preparazione della progettazione del layout IC

Completare la progettazione del diagramma di principio del circuito, nella progettazione del layout del circuito integrato, progettazione del layout IC del sistema di strumenti EDA basato sulla piattaforma, deve fare affidamento sulla tecnologia, che riflette le regole di progettazione del layout nel produttore, quindi nella progettazione del layout prima del bisogno fare il seguente lavoro:

①Masterizzazione dell'uso del modulo di modifica del layout e dello strumento del modulo di verifica del layout nel sistema EDA di nove giorni. La Figura 1 mostra il processo di base della progettazione del layout nell'ambiente ZeniLE. Il processo di convalida del layout per ZeniVERI è mostrato in Figura 2.

② Leggere e comprendere le regole di progettazione del layout. Regole di progettazione per le proprietà elettriche della geometria nella produzione di requisiti accettabili e possono essere raggiunte, queste regole sono un circuito tra progettisti e ingegneri di processo per limitare reciprocamente i mezzi di contatto, le regole di progettazione del layout per rendere la standardizzazione del design e utilizzare queste regole nel modo migliore cedere e garantire l'affidabilità del circuito sotto la premessa l'area di layout minima il più possibile.

IsSi progetta il file di comando di verifica del layout (file di comando). La convalida del layout richiede quattro file (DRC, ERC, NE e LVS) da supportare e il sistema EDA di nove giorni supporta il modulo Dracula del file di comando.

④Se si utilizza un'unità standard semi-personalizzata per progettare il layout, è necessaria una libreria di layout con un'altezza uniforme del layout dell'unità circuitale di base per supportarla. Queste unità possono essere diversi tipi di circuiti di gate, o flip flop, full adder, registri e altri circuiti funzionali. Possiamo impostare la libreria di grafica sulla base dei primi tre preparativi. Il metodo di semi-personalizzazione può semplificare la progettazione e ridurre il ciclo di progettazione.

1.png

2. Progettazione del layout del layout IC

Al momento, nove giorni, il sistema EDA non è in grado di generare automaticamente il layout automaticamente e la progettazione del layout manuale è necessaria nel modulo di modifica del layout di ZeniLE. Il layout del layout del circuito integrato include layout, configurazione dell'unità e cablaggio. In generale, il layout deve essere ragionevole, l'unità è configurata correttamente e il cablaggio è appropriato.

2.1 il layout dovrebbe essere ragionevole

La razionalità della progettazione di un layout di un circuito integrato si riferisce alla razionalità dei requisiti della funzione di chip e alla logica di layout di pinout. IC è composto da un circuito di rete, un circuito logico e un circuito logico di controllo, il chip può essere suddiviso in molte piccole regioni, la disposizione logica dei componenti in ogni area. Diversi criteri per esaminare la razionalità del layout sono:

①Se la distribuzione dell'estremità elicitata è utilizzata o compatibile con il relativo circuito; se è in linea con i requisiti di disposizione della linea elicitata della shell e della shell.

②L'unità con requisiti speciali (ad esempio simmetria, prossimità o distanza) è disposta in modo appropriato. Ad esempio, nel layout del circuito CMOS, dovremmo cercare di mantenere l'area N di N well e N tube molto distanti tra loro in modo da ridurre il valore di beta NPN, che è particolarmente importante per lo stadio di output.

③Se il layout è compatto, al fine di massimizzare la densità del pacchetto, vogliamo che l'intero chip sia il più quadrato possibile.

④La distribuzione della temperatura dovrebbe essere ragionevole. L'elemento riscaldante è generalmente richiesto per essere posizionato al centro del chip.